09.05.2008 11:45 |
Mentor Graphics und NXP Semiconductors kooperieren bei Design-for-Test-Werkzeugen und -Technologien; Mentor eröffnet neue F&E-Abteilung in Hamburg |
|
WILSONVILLE, Oregon/USA, 09. Mai 2008 – Mentor Graphics und NXP Semiconductors schließen ein Partnerschaftsabkommen hinsichtlich ihrer Design-for-Test- (DFT) Werkzeuge und -Technologien. Im Rahmen der Vereinbarung wird NXP Semiconductors die markt- und technologieführenden DFT-Lösungen von Mentor ... |
|
|
07.05.2008 12:00 |
Mentor Graphics und UMC validieren gemeinsam den 65-nm-Verifikations-Flow |
|
WILSONVILLE, Oregon/USA, 07. Mai 2008 - Mentor Graphics und UMC haben die Genauigkeit des physikalischen 65-nm-Verifkations-Flows von UMC mit Calibre mnDRC validiert. Auf der Basis eines hoch entwickelten 65-nm-Kundenprodukts von UMC als Testdesign verifizierten die beiden Unternehmen, dass UMCs 65-... |
|
|
10.04.2008 16:15 |
Halbierung der Entwicklungszeit bei HF-Leiterplatten durch integrierte EDA-Lösung von Mentor Graphics und Agilent |
|
WILSONVILLE, Oregon und SANTA CLARA, Kalifornien, 10. April 2008 - Mentor Graphics, der Markt- und Technologieführer im Bereich Layoutsoftware für Leiterplatten (PCB), und Agilent Technologies, der Markt- und Technologieführer für HF-Designlösungen, haben eine gemeinsame Lösung entwickelt, welche ... |
|
|
04.04.2008 13:45 |
Mentor Graphics bietet Syntheseunterstützung für Virtex-5-FXT-FPGAs von Xilinx |
|
WILSONVILLE, Oregon/USA, 04. April 2008 - Mentor Graphics unterstützt mit seinen Syntheseprodukten Precision RTL und Precision RTL Plus ab sofort die FPGAs der Virtex-5-FXT-Plattform von Xilinx. Die neuen 65-nm-Bausteine verfügen über zwei embedded PowerPC-440-Prozessorblöcke und bieten leistungs... |
|
|
18.02.2008 15:20 |
Mentor Graphics erzielt Durchbruch bei intelligenter Verifikation |
|
WILSONVILLE, Oregon/USA, 18. Februar 2008 - Mentor Graphics Corporation kündigt mit Questa Multi-view Verification Components (MVC) und dem intelligenten Testbench-Automatisierungswerkzeug inFact zwei neue Lösungen an, die mit Hilfe wegweisender Technologien die Verifikation beschleunigen und die... |
|
|
18.01.2008 11:00 |
Mentor Graphics und Calypto Design Systems bieten kundenerprobten ESL-Synthese- und Verifikations-Flow |
|
WILSONVILLE, Oregon/USA, 18. Januar 2008 - Mentor Graphics Corporation kündigt die Verfügbarkeit eines neuen Electronic-System-Level- (ESL) Hardware-Design- und Verifikations-Flows an, der das Catapult-C-Synthesewerkzeug von Mentor mit dem Sequential-Equivalence-Checker (SLEC) von Calypto Design... |
|
|
|
««
«
53
54
55
56
57
»
»»
|