MediaTek adaptiert Mentor Graphics formale Verifikationstechnologie für Designs der nächsten Generation
WILSONVILLE, Oregon/USA, 24. September 2007 – Mentor Graphics gibt bekannt, dass MediaTek, eines der weltweit größten fabless IC-Unternehmen, die formale Verifikationstechnologie von „0-In“ – seit 2005 Teil von Mentor Graphics – für seine funktionale Verifikation ausgewählt hat und sie in den Verifikationsablauf für Designprojekte der nächsten Generation integrieren wird.

Die komplexen Multimediadesigns von MediaTek erfordern eine sorgfältige Verifikation auf RTL-Ebene, um die Kompatibilität der Schnittstellen und die Funktionalität der Steuerlogik zu bestätigen. MediaTEk verwendet die formale Verifikationstechnologie zum „Bug Hunting“. Dies ist ein Prozess, bei dem sich Fehler während der funktionalen Verifikation genau lokalisieren und Assertions mit Fokus auf Verifikations-Hot-Spots analysieren lassen.

„Die Arbeit der Designer beinhaltet immer mehr Anforderungen im Bereich der Verifikation“, sagte Robert Hum, Vice President und General Manager von Mentor Graphics Design Verification und Test Division. „Um diesen Bedarf zu decken, müssen Designer in einem frühen Stadium aggressive formale Methoden zur Reduzierung der Designzyklen und Verbesserung der Designqualität adaptieren. „0-In“ ist eine bewährte formale Verifikationstechnologie, die die erforderlichen Fähigkeiten, die Performance und die Funktionsmerkmale zur Erfüllung dieser entscheidenden Aufgabe bietet.“

Über die formale Verifikationstechnologie von „0-In“

Die formale Verifikationstechnologie von „0-In“ ist einzigartig in der EDA Industrie und ist gekennzeichnet durch eine hohe Erfolgsbilanz bei der Anwendung und im Einsatz bei vielen verschiedenartigen Designs. Sie verfügt über die größte Assertion-IP-Bibliothek zur Steigerung der Produktivität und ermöglicht sowohl statische als auch dynamische formale Verifikation auf Block-, Subsystem- und Chipebene. „0-In“ gestattet es, zahlreiche Eigenschaften auf großen Designs in kürzester Zeit mit beispielloser Kapazität und Performance zu verifizieren. Zudem bietet sie eine intuitive grafische Analyse- und Debug-Umgebung, die sie zur ersten Wahl für Designer auf der ganzen Welt macht.

Weitere Informationen gibt es auf der Website von Mentor Graphics unter: www.mentor.com/products/fv/abv/0-in\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\\

Mentor Graphics und 0-In sind eingetragene Warenzeichen der Mentor Graphics Corporation. Alle übrigen Unternehmens- oder Produktnamen sind eingetragene Warenzeichen oder Warenzeichen ihrer jeweiligen Besitzer.
Über Mentor Graphics

Mentor Graphics Corporation (Nasdaq: MENT) gehört zu den weltweit führenden Unternehmen, die Software- und Hardwarelösungen für die Entwicklung elektronischer Schaltungen anbieten. Zu Mentors Portfolio gehören Produkte, Beratungs- und Supportdienstleistungen, auf die die weltweit erfolgreichsten Elektronik- und Halbleiterhersteller vertrauen und dies mit der Verleihung zahlreicher Auszeichnungen an Mentor zum Ausdruck gebracht haben. Das 1981 gegründete Unternehmen erzielte in den zurückliegenden zwölf Monaten einen Gesamtumsatz von über 800 Mio. US-Dollar und beschäftigt weltweit ca. 4.200 Mitarbeiter. Der Hauptsitz von Mentor Corporate befindet sich den USA, 8005 S.W. Boeckman Road, Wilsonville, Oregon 97070-7777; Die Adresse der Niederlassung im Silicon Valley lautet: 1001 Ridder Park Drive, San Jose, Kalifornien 95131-2314. Weitere Informationen unter: www.mentor.com
 
 
 
» Siemens EDA
» Presse Informationen
» Presse-Information
Datum: 24.09.2007 10:15
Nummer: 29/07
» Kontakt
Mentor Graphics (Deutschland) GmbH
Arnulfstr. 201
80634 München
Gabriele Tremmel Blomberg
Tel.: +49 (0)89/ 570 96-0
Fax: +49 (0)89/ 570 96-400
www.mentor.com/germany/
» Kontakt Agentur
MEXPERTS AG
Trimburgstr. 2
81249 München
Ansprechpartner
Rolf Bach / Peter Gramenz
Tel.:  +49 (0)89/ 89 73 61-0
Fax  +49 (0)89/ 89 73 61-29
Email: peter.gramenz@mexperts.de
Internet: www.mexperts.de
» Weitere Meldungen
14.11.2024 11:00
Siemens präsentiert KI-gestützte Software der nächsten Generation für das Design elektronischer Systeme

04.11.2024 15:00
Siemens und CELUS kooperieren bei KI-gestütztem Leiterplattendesign für KMUs

28.08.2024 15:00
Siemens - Digital Twin Technologie verschafft Orient Express Racing Team & K-Challenge Vorsprung beim America’s Cup

24.05.2024 11:00
Siemens vereinfacht mit Catapult AI NN die Entwicklung von KI-Beschleunigern für fortschrittliche System-on-Chip-Designs

13.03.2024 15:15
Siemens demonstriert erste Pre-Silicon-Simulationsumgebung für die Arm Cortex-A720AE für Software Defined Vehicles