Siemens IT Solutions and Services PSE verwendet funktionale Verifikations-Plattform Questa von Mentor Graphics |
WILSONVILLE, Oregon/USA, 04. Dezember 2007 - Mentor Graphics kündigte an, dass das Chip-Design-Team von CES Design Services, ein Unternehmensbereich von Siemens IT Solutions and Services PSE, einen hoch entwickelten Verifikations-Flow implementiert hat, der auf Mentors funktionaler Questa Verifikations-Plattform und der Questa Advanced Verification Methodology (AVM) basiert. Die Questa-Plattform, verbunden mit der AVM Methodik, erlaubt es CES Design Services, mit Hilfe der Leistungsfähigkeit von SystemVerilog auf Anhieb erfolgreiche Siliziumimplementierungen zu erzielen. Die Questa-Plattform und AVM ebnen den Weg zu den umfangreichen Funktionsmerkmalen von SystemVerilog und ermöglichen es dem CES-Design-Services-Team, die Vorteile von Constrained-Randomization, Assertions und funktionaler Coverage zu nutzen. Mit Unterstützung der Verifikationsexperten von Mentor verwendete CES Design Services die AVM zur Errichtung eines funktionalen Verifikationsprozesses, der automatische Erzeugung von Testbenches, Wiederverwendung und First-Pass-Success unterstützt. „Wir haben erkannt, dass die AVM sehr hilfreich sein kann, da sie über sehr viel vorimplementierten, vorab geprüften Code verfügt, den wir als Werkzeugbox verwenden können,“ sagte Johann Notbauer, Director Chip Design bei Siemens IT Solutions and Services PSE. „Wir wählten Questa und AVM, da wir festgestellt haben, dass Questa in Bezug auf Ausgereiftheit und Vollständigkeit der SystemVerilog-Implementierung in einer starken Position ist. Zudem macht die kürzlich angekündigte Open Verification Methodology (OVM) die fortschrittliche Verifikation mit SystemVerilog nahezu anbieterunabhängig und somit zu einem viel versprechenden Weg.“ „Wir freuen uns sehr, dass die Questa-Plattform und AVM Siemens IT Solutions and Services PSE beim Schritt zu einem mehr zusammenhängenden Prozess des Schreibens von Code und der Erzeugung einer optimalen Testbench-Verifikationsumgebung geholfen haben,” sagte Robert Hum, Vice President und General Manager der Design Verification and Test Division von Mentor Graphics. „Die Kombination von Questa-Plattform und AVM ermöglichen den hohen Produktivitätsgrad, den Designteams benötigen, um erfolgreich zu sein.“ CES Design Services CES Design Services ist ein Unternehmensbereich der Siemens IT Solutions and Services PSE mit Hauptsitz in Wien, Österreich, und Standorten in der Slowakischen Republik und Rumänien. Das Unternehmen bietet für einen weltweiten Kundenkreis – von Startup-Unternehmen bis hin zu führenden Herstellern – professionelle Dienstleistungen im Bereich Chip-, Elektronik- und Softwareentwicklung. Das Portfolio von CES Design Services umfasst ASIC-, FPGA- und SoC-Design, das Layout von Leiterplatten, Mechanikdesigns sowie die Entwicklung von Embedded-Software und EDA-Dienstleistungen. Die funktionale Verifikations-Plattform Questa Die funktionale Verifikations-Plattform Questa kombiniert hohe Leistungsfähigkeit und umfangreiche Kapazität mit den umfassendsten Verifikationsfähigkeiten der Industrie. Durch ihre leistungsfähige Assertion-Engine, einen modernen, leistungsstarken Constraint-Solver und umfassenden funktionalen Coverage-Leistungsmerkmalen, inklusive Verifikationsmanagement mit der Unified Coverage Database (UCDB) unterstützt die Questa-Plattform Assertion-based Verification (ABV), Testbench-Automation (TBA) und Coverage-Driven Verification (CDV). Die Verifikation der Low-Power-Designfunktionalität lässt sich in einer RTL-Umgebung mit power-aware funktionaler Verifikation erproben. Dieses vollständige Paket an fortschrittlicher Verifikationsfunktionalität ermöglicht eine flexible Architektur, die in jedem Design- und Verifikations-Flow konkurrenzlose Sprach- und Funktionsunterstützung bietet. AVM Open-Source-Verifikations-Methodologie Questa AVM ist die erste „echte“ System-Level-zu-RTL-Verifikations-Methodologie. Questa AVM integriert fortschrittliche Verifikationstechniken wie Constrained-Random-Stimulus, funktionale Coverage und Assertions in ein einziges Transaction-Level-Modeling- (TLM) basiertes Framework, das sowohl in SystemC als auch in SystemVerilog implementiert ist. Alle AVM-Bibliotheken sind als Quellcode in SystemC und SystemVerilog erhältlich. Die neueste Version von umfasst verbesserte Management- und Berichtsfunktionen, weitere Top-Level-Umgebungen zur Integration der IP von Drittanbietern und ein überarbeitetes Verifikations-Kochbuch – das AVM-Anwenderhandbuch –, das neue Informationen über objektorientierte Programmierung und das Arbeiten mit Modulen enthält. |
Über Mentor Graphics Mentor Graphics Corporation (Nasdaq: MENT) gehört zu den weltweit führenden Unternehmen, die Software- und Hardwarelösungen für die Entwicklung elektronischer Schaltungen anbieten. Zu Mentors Portfolio gehören Produkte, Beratungs- und Supportdienstleistungen, auf die die weltweit erfolgreichsten Elektronik- und Halbleiterhersteller vertrauen und dies mit der Verleihung zahlreicher Auszeichnungen an Mentor zum Ausdruck gebracht haben. Das 1981 gegründete Unternehmen erzielte in den zurückliegenden zwölf Monaten einen Gesamtumsatz von über 800 Mio. US-Dollar und beschäftigt weltweit ca. 4.200 Mitarbeiter. Der Hauptsitz von Mentor Corporate befindet sich den USA, 8005 S.W. Boeckman Road, Wilsonville, Oregon 97070-7777; Die Adresse der Niederlassung im Silicon Valley lautet: 1001 Ridder Park Drive, San Jose, Kalifornien 95131-2314. Weitere Informationen unter: www.mentor.com |