Mentor-Graphics-Tool unterstützt IEEE802.3-2005-Gigabit-Ethernet-Designs
Erweiterte OVM-kompatible Verifikations-IP-Lösung reduziert Entwicklungsaufwand
WILSONVILLE, Oregon/USA, 05. November 2008 – Mentor Graphics hat seine Verifikations-IP-Lösung, die Questa Multi-view Verification Component (MVC) Bibliothek, erweitert und unterstützt damit ab sofort auch den IEEE802.3-2005-Gigabit-Ethernet-Standard.

Mit Hilfe von Questa-MVC können Hersteller von Elektroniksystemen den Entwicklungsaufwand für Verifikationsumgebungen reduzieren, die zur Validierung und Verifikation von System-on-Chip- (SoC) Designs mit integrierten Hochgeschwindigkeits-Gigabit-Netzwerken erforderlich sind. Von der Questa-MVC-Lösung werden alle Anwendungen profitieren, die die hohe Bandbreite von 10-Gigabit-Ethernet-Produkten wie Hochleistungs-Computing-Grids, Server-Virtualisierung und Internet-Protocol-Fernsehen benötigen. Zudem unterstützt die Questa-MVC-Lösung 10/100-MBit- und 1-Gigabit-Ethernet-Anwendungen.

Die Komplexität heutiger SoC-Verifikationsumgebungen erfordert oft von Designern, dass sie wertvolle Zeit mit dem Aufbau und der Verifikation von mehreren, normalerweise inkompatiblen Gigabit-Ethernet-Verifikations-IPs verbringen, um die Verifikation auf System-, TLM- und RTL-Ebene zu unterstützen. Dieser Mangel an Konsistenz verhindert, dass Teams mühelos die Abstraktionsebene wechseln und den Verifikationserfolg maximieren. Mit der einzigartigen Multi-view-Technologie und der Unterstützung als auch Verwendung von wichtigen Industriestandards wie IEEE802.3-2005-Gigabit-Ethernet, SystemVerilog und die Open Verification Methodology (OVM) können Entwickler die verschiedenen Abstraktionsebenen anfangend bei der Systemebene bis hinunter zur Gatterebene miteinander verbinden.

Integriertes Debuggen und Analysieren der Kausalität zwischen den Abstraktionen sowie die Kompatibilität mit der Questa-Verification-Management-Lösung gewährleisten konsistentes Modellverhalten, schnelle Fehlerbehebung und bieten dem Verifikationsteam mehr Optionen zur Verbesserung der Performance und Erhöhung der Coverage.

Die funktionale Verifikations-Plattform Questa – Die anerkannte, führende Lösung für SystemVerilog

Die funktionale Verifikations-Plattform Questa liefert die umfassendsten Verifikations- und Managementlösungen für die Industrie. Sie unterstützt alle standardmäßigen Design- und Verifikations-Sprachen. Questa verfügt über alle zur fortschrittlichen funktionalen Verifikation von SoC-Designs notwendigen Fähigkeiten, inklusive Constraint-Solving, Assertion-Checking, funktionaler Coverage sowie Silizium-Effekten für Low-Power- und RTL/TLM-Debugging. Darüber hinaus wurde die Questa-Plattform um Questa Multi-view Verification Components (MVC), Questa Assertions Checker and Monitors Verification Library (QVL), die Open Verification Methodology (OVM), Questa Codelink und Questa Verification Management (VM) erweitert. Die Questa-Plattform reduziert somit den Aufwand, die Kosten und die Zeit zur Validierung und Verifikation anspruchsvoller SoC-Designs.

(Mentor Graphics und Questa sind eingetragene Warenzeichen und Codelink ist ein Warenzeichen der Mentor Graphics Corporation. Alle übrigen Unternehmens- oder Produktnamen sind eingetragene Warenzeichen oder Warenzeichen ihrer jeweiligen Besitzer.)
Über Mentor Graphics

Mentor Graphics Corporation (Nasdaq: MENT) gehört zu den weltweit führenden Unternehmen, die Software- und Hardwarelösungen für die Entwicklung elektronischer Schaltungen anbieten. Zu Mentors Portfolio gehören Produkte, Beratungs- und Supportdienstleistungen, auf die die weltweit erfolgreichsten Elektronik- und Halbleiterhersteller vertrauen und dies mit der Verleihung zahlreicher Auszeichnungen an Mentor zum Ausdruck gebracht haben. Das 1981 gegründete Unternehmen erzielte in den zurückliegenden zwölf Monaten einen Gesamtumsatz von über 850 Mio. US-Dollar und beschäftigt weltweit ca. 4.500 Mitarbeiter. Der Hauptsitz von Mentor Corporate befindet sich den USA, 8005 S.W. Boeckman Road, Wilsonville, Oregon 97070-7777; Die Adresse der Niederlassung im Silicon Valley lautet: 1001 Ridder Park Drive, San Jose, Kalifornien 95131-2314. Weitere Informationen unter: www.mentor.com
 
 
 
» Siemens EDA
» Presse Informationen
» Presse-Information
Datum: 05.11.2008 12:30
Nummer: 24/08
» Kontakt
Mentor Graphics (Deutschland) GmbH
Arnulfstr. 201
80634 München
Carsten Elgert
Tel.: +49 (0)89/ 570 96-0
Fax: +49 (0)89/ 570 96-400
www.mentor.com/germany/
» Kontakt Agentur
MEXPERTS AG
Trimburgstr. 2
81249 München
Ansprechpartner
Rolf Bach / Peter Gramenz
Tel.:  +49 (0)89/ 89 73 61-0
Fax  +49 (0)89/ 89 73 61-29
peter.gramenz@mexperts.de
www.mexperts.de
» Weitere Meldungen
14.11.2024 11:00
Siemens präsentiert KI-gestützte Software der nächsten Generation für das Design elektronischer Systeme

04.11.2024 15:00
Siemens und CELUS kooperieren bei KI-gestütztem Leiterplattendesign für KMUs

28.08.2024 15:00
Siemens - Digital Twin Technologie verschafft Orient Express Racing Team & K-Challenge Vorsprung beim America’s Cup

24.05.2024 11:00
Siemens vereinfacht mit Catapult AI NN die Entwicklung von KI-Beschleunigern für fortschrittliche System-on-Chip-Designs

13.03.2024 15:15
Siemens demonstriert erste Pre-Silicon-Simulationsumgebung für die Arm Cortex-A720AE für Software Defined Vehicles