VIA Technologies verwendet Mentor Graphics Calibre PERC zur Prüfung des ESD-Schutzes
WILSONVILLE, Oregon/USA, 17. Februar 2011 - Mentor Graphics gibt bekannt, dass VIA Technologies, ein fabless Anbieter von Strom sparenden x86-Prozessorplattformen, das Calibre PERC- (Programmable Electrical Rule Checking) Produkt verwendet, um sicherzustellen, dass der Schutz vor elektrostatischer Entladung (ESD) den etablierten Richtlinien entspricht und Schaltungsfehler und Design-Re-Spins vermieden werden.

Calibre PERC sorgt dafür, dass Designer alle Richtlinien zum ESD-Schutz erfüllen und trägt somit zur Robustheit von Designs in portablen und hochzuverlässigen Anwendungen bei. Darüber hinaus verifiziert es durch eine Vielzahl von Leck- und Widerstands-Prüfungen die Integrität von Low-Power-Designs mit mehreren Stromversorgungsbereichen. Calibre PERC entlastet Designer von manuellen Prüfungen der elektrischen Regeln, da es sich programmieren lässt, um diese allgemeinen Aufgaben durchzuführen und speziellen Anwenderforderungen gerecht zu werden.

„Calibre PERC ist das einzige Werkzeug, mit dem Anwender elektrische Prüfungen mit Hilfe von topologischen und geometrischen Informationen definieren können. Wir erstellen mit diesem Werkzeug eine Reihe von Regeln, die die Debugging-Erfahrungen von bisherigen ESD-Problemen bewahren und verhindern, dass dieselben ESD-Fehler an vielen anderen Stellen in Designs auftreten“, sagte Shelton Lu, Vice-President Manufacturing und Product Engineering in der CPU Platform R&D Division von VIA. „Calibre PERC führt für unsere Designingenieure viele wichtige Prüfungen durch. Via verfügt über eine sehr anspruchsvollen Methode, um ESD-Strukturen aufzubauen. Dazu gehören Vorschriften für mehrere Stromversorgungsbereiche, Back-to-Back-Dioden und Stromversorgungs- bzw. Masseanschlüsse. Darüber hinaus führen wir Prüfungen zum Auffinden von Kriech- und Entladungsstrecken-Widerständen durch. PERC bietet unseren Entwicklern eine Lösung, mit der sie die Robustheit unserer Designs validieren können. Das Tool liefert uns dafür den Zugang zu den erforderlichen Schaltungen sowie zu den geometrischen und parasitären Informationen. Damit können automatisch Prüfungen durchgeführt werden, mit denen sich die Zuverlässigkeit des Produktangebots von VIA weiter verbessern lässt.“

“Unsere Kunden müssen in Mixed-Signal-Umgebungen mit mehreren Spannungen sehr komplexe Prüfungen der elektrischen Designregeln durchführen“, sagte Joseph Sawicki, Vice-President und General-Manager der Design-to-Silicon-Division von Mentor Graphics. „Calibre PERC führt eine neue Klasse von Designregel-Prüfprogrammen ein, die Anwendern die für die heutigen hochentwickelten Designs erforderliche Vielseitigkeit und Programmierbarkeit bieten, wenn sie mit der vertrauten Calibre-Plattform arbeiten, die in alle wichtigen EDA-Designflows integriert ist und von allen großen Foundries unterstützt wird.“

Verfügbarkeit

Das Calibre-PERC-Produkt mit Support für TSMC, Common Platform und SMIC ist ab sofort verfügbar.

Über Calibre PERC

Calibre PERC eignet sich für eine Reihe von Anwendungen. Dazu gehört die Validierung, ob Schaltungen ausreichend vor elektrostatischer Entladung (ESD) geschützt sind, oder das Auffinden ungeeigneter Verbindungen zwischen mehreren Stromversorgungen in Mixed-Signal-ICs. Es hilft, die Vollständigkeit der Schutzschaltung des Gerätes, die im Fall einer elektrostatischen Entladung notwendig ist, zu garantieren und gewährleistet eine bessere Einhaltung der ESD-Design-Regeln, da es bei der Verifikation spezieller Geräte, Verbindungsstrukturen und elektrischer Eigenschaften über die traditionelle Prüfung der Layout-Geometrien hinausgeht. Zum Beispiel kann das Werkzeug feststellen, ob der erforderliche ESD-Schutz auf einem Schaltplan oder einer Netzliste weggelassen wurde. Genutzt werden kann es auch für die Suche nach fehlgeleiteten Signalpfaden und anderen Soft-Connection-Fehlern wie Wannen-Verbindungsfehler, potentialfreie Geräte, Netze oder Pins, falsche Verbindungen bei Spannungsversorgungen, zu viele serielle Transfergatter, problematische Pegelumsetzer-Designs, Antennen-Prüfungen, potentialfreie Wannen, minimale „hot“ NWELL-Breite und viele andere.

Mentor Graphics und Calibre sind eingetragene Warenzeichen der Mentor Graphics Corporation. Alle übrigen Unternehmens- oder Produktnamen sind eingetragene Warenzeichen oder Warenzeichen ihrer jeweiligen Besitzer.
Über Mentor Graphics

Mentor Graphics Corporation (Nasdaq: MENT) gehört zu den weltweit führenden Unternehmen, die Software- und Hardwarelösungen für die Entwicklung elektronischer Schaltungen anbieten. Zu Mentors Portfolio gehören Produkte, Beratungs- und Supportdienstleistungen, auf die die weltweit erfolgreichsten Elektronik- und Halbleiterhersteller vertrauen und dies mit der Verleihung zahlreicher Auszeichnungen an Mentor zum Ausdruck gebracht haben. Das 1981 gegründete Unternehmen erzielte in den zurückliegenden zwölf Monaten einen Gesamtumsatz von über 800 Mio. US-Dollar. Der Hauptsitz von Mentor Corporate befindet sich den USA, 8005 S.W. Boeckman Road, Wilsonville, Oregon 97070-7777. Weitere Informationen unter: www.mentor.com
 
 
 
» Siemens EDA
» Presse Informationen
» Presse-Information
Datum: 17.02.2011 14:45
Nummer: 05/11 D
» Kontakt
Mentor Graphics (Deutschland) GmbH
Arnulfstr. 201
80634 München
Mark Croft
Tel.: +44-1635-811425
Mobile: +44-7785-310173
mark_croft@mentor.com
www.mentor.com
» Kontakt Agentur
MEXPERTS AG
Trimburgstr. 2
81249 München
Ansprechpartner
Rolf Bach / Peter Gramenz
Tel.: +49 (0)89/ 89 73 61-0
Fax +49 (0)89/ 89 73 61-29
peter.gramenz@mexperts.de
www.mexperts.de
» Weitere Meldungen
14.11.2024 11:00
Siemens präsentiert KI-gestützte Software der nächsten Generation für das Design elektronischer Systeme

04.11.2024 15:00
Siemens und CELUS kooperieren bei KI-gestütztem Leiterplattendesign für KMUs

28.08.2024 15:00
Siemens - Digital Twin Technologie verschafft Orient Express Racing Team & K-Challenge Vorsprung beim America’s Cup

24.05.2024 11:00
Siemens vereinfacht mit Catapult AI NN die Entwicklung von KI-Beschleunigern für fortschrittliche System-on-Chip-Designs

13.03.2024 15:15
Siemens demonstriert erste Pre-Silicon-Simulationsumgebung für die Arm Cortex-A720AE für Software Defined Vehicles