Mentor Graphics ergänzt Verifikationsplattform Questa um softwaregesteuerte Verifikation für Multi-Core-SoC-Designs
WILSONVILLE, Oregon/USA, 22. Juli 2013 – Mentor Graphics ergänzt seine funktionale Verifikationsplattform Questa um ein iSDV-Tool (intelligent Software-Driven Verification), das Embedded-C-Testprogramme für die Verifikation von Single- und Multi-Core-SoC-Designs automatisch generiert. System-Level-Designfehler können somit viel früher im Verifikationsprozess aufgedeckt werden, beispielsweise während der Simulation oder Emulationen, zu einem Zeitpunkt wo sie einfacher und effektiver zu debuggen sind, als zum Beispiel später im Labor.

„Um unsere leistungsfähigen SoC-Bus-Fabric-Subsysteme vollständig zu verifizieren, müssen wir alle Arten von komplexen Traffic-Szenarien generieren. Mit Questas intelligenter Testbench-Automatisierung sind wir in der Lage, all unsere Ziele hinsichtlich Performance und funktionaler Verifikation zu erreichen und wertvolle Zeit in unserem Terminplan einzusparen“, erklärte Galen Blake, Senior-Verification-Architect bei Altera. „Mit Questa iSDV können wir Embedded-C-Testprogramme mit RTL-Testbenches ablaufen lassen, um unsere Systeme unter stressigen, aber realistischen Betriebsbedingungen vollständig zu verifizieren und somit ein Höchstmaß an Vertrauen zu erhalten.“

Die Questa-iSDV-Technologie bewältigt eine gemeinsame Herausforderung vieler Entwicklerteams, die Multi-Core-SoC-Designs verifizieren. Beim Assemblieren von Prozessoren, Speicher, Verbindungen und Peripheriekomponenten ist das Erstellen von System-Level-Testprogrammen komplex und zeitaufwändig. Manuell geschriebene Directed-Tests in C sind nicht skalierbar und Constrained-Random-Tests in C nicht praktikabel. Daher wechseln die meisten Verifikationsteams direkt in die Hardware/Software-Co-Verifikation oder, noch schlimmer, in die Prototypenerstellung und verpassen ein wichtige Phase der Verifikation.

„Manuelles Schreiben von Embedded-Testprogrammen ist schwierig, aber der Wechsel von einer Handvoll Tests direkt zum Booten eines Betriebssystems, Laden von Treibern und Ablaufen lassen von Softwareapplikationen ist so, als ob man aus der Wüste kommt und aus einem Feuerwehrschlauch trinkt“, kommentierte Mark Olen, Verification Solutions Technologist, Mentor. „Questa iSDV schließt die Lücke zwischen IP-Block- und System-Level-Verifikation durch erfolgreiche Anwendung intelligenter Testbench-Automatisierung auf der Systemebene.”

Obwohl das Schreiben von Directed-Tests in C zur Verifikation von Einzelkern-Designs auf Systemebene schwierig ist, haben heutige Multi-Threaded-Mehrkern-Designs diesen Prozess praktisch unmöglich gemacht. Questa iSDV automatisiert diesen Vorgang durch die Erstellung von Embedded-Testprogrammen, die entweder auf der Questa Verifikationsplattform oder in der Veloce Emulationsumgebung ablaufen und über   skalierbar für beide Lösungen sind.

Verfügbarkeit

Das Questa-iSDV-Tool ist ab sofort als Teil der funktionalen Verifikationsplattform Questa erhältlich. Weitere Produktinformationen gibt es auf der Website des Unternehmens unter http://www.mentor.com/products/fv/.


(Mentor Graphics, Questa und Veloce sind eingetragene Warenzeichen der Mentor Graphics Corporation. Alle übrigen Unternehmens- oder Produktnamen sind eingetragene Warenzeichen oder Warenzeichen ihrer jeweiligen Besitzer.)
Über Mentor Graphics

Mentor Graphics Corporation (Nasdaq: MENT) gehört zu den weltweit führenden Unternehmen, die Software- und Hardwarelösungen für die Entwicklung elektronischer Schaltungen anbieten. Zu Mentors Portfolio gehören Produkte, Beratungs- und Supportdienstleistungen, auf die die weltweit erfolgreichsten Elektronik- und Halbleiterhersteller vertrauen und dies mit der Verleihung zahlreicher Auszeichnungen an Mentor zum Ausdruck gebracht haben. Das 1981 gegründete Unternehmen erzielte in den zurückliegenden zwölf Monaten einen Gesamtumsatz von ca. 1.090 Mio. US-Dollar. Der Hauptsitz von Mentor Corporate befindet sich den USA, 8005 S.W. Boeckman Road, Wilsonville, Oregon 97070-7777. Weitere Informationen unter: www.mentor.com
 
 
 
» Siemens EDA
» Presse Informationen
» Presse-Information
Datum: 22.07.2013 13:20
Nummer: Questa iSDV
» Kontakt
Mentor Graphics (Deutschland) GmbH
Arnulfstr. 201
80634 München
Mark Croft
Tel.: +44-1635-811425
Mobile: +44-7785-310173
mark_croft@mentor.com
www.mentor.com
» Kontakt Agentur
MEXPERTS AG
Trimburgstr. 2
81249 München
Ansprechpartner
Rolf Bach / Peter Gramenz
Tel.: +49 (0)89/ 89 73 61-0
Fax +49 (0)89/ 89 73 61-29
peter.gramenz@mexperts.de
www.mexperts.de
» Weitere Meldungen
28.08.2024 15:00
Siemens - Digital Twin Technologie verschafft Orient Express Racing Team & K-Challenge Vorsprung beim America’s Cup

24.05.2024 11:00
Siemens vereinfacht mit Catapult AI NN die Entwicklung von KI-Beschleunigern für fortschrittliche System-on-Chip-Designs

13.03.2024 15:15
Siemens demonstriert erste Pre-Silicon-Simulationsumgebung für die Arm Cortex-A720AE für Software Defined Vehicles

29.02.2024 15:15
Siemens schließt sich der Semiconductor Education Alliance an, um dem Fachkräfte- und Talentmangel in der globalen Halbleiterindustrie zu begegnen

20.02.2024 10:00
Bahnbrechende Veloce CS-Lösung von Siemens revolutioniert Emulation und Prototyping mit drei neuen Produkten